cmos デジタル回路が 20 Mhz および 5 V 電源で動作中に p ワットのダイナミック電力を消費する場合、クロック周波数が 40 Mhz に増加すると、その消費電力はいくらになるでしょうか?
CMOS デジタル回路の動的消費電力は次の式で与えられます。
$$P_{動的} =C_{L}V_{DD}^2f$$
どこ:
- $$C_L$$ は負荷容量です
- $$V_{DD}$$ は電源電圧です
- $$f$$ はクロック周波数です
クロック周波数を 20 MHz から 40 MHz に増加すると、動的消費電力は 2 倍に増加します。したがって、新しい消費電力は次のようになります。
$$P_{動的} =pW \times 2 =2pW$$